Skip to main content

平面トランジスタとは何ですか?

Planarトランジスタは、1959年にJean Hoerniによって発明されました。平面トランジスタの設計は、より安価、大量生産性、および電気入力の増幅に優れていることにより、以前の設計で改善されました。平面トランジスタは層に組み込まれており、すべての接続を同じ平面に配置できます。このベースに多くの不純物が追加され、より良い指揮者になることができます。その後、不純物が少ない半導体の2番目の層がベースの上に置かれます。2番目の層が所定の位置にある後、その中心がエッチングされ、四角いボウルの形で、側面の周りに2番目の材料の厚いエッジとベースの上の薄い層が残ります。次に、最初の2つの層がボウルに配置されます。繰り返しになりますが、このレイヤーの中心がエッチングされ、小さなボウルが形成されます。次に、平面トランジスタの最初の層に似た材料が追加されます。2番目、3番目、4番目の層はすべて、トランジスタの上部と洗い流されます。

プラナー半導体の正と負の成分には、デバイスの同じ平面にアクセスされます。コンポーネントが配置された後、金属コネクタをトランジスタに取り付けることができ、デバイスが電気を受信して放出できるようにします。トランジスタは最初のレイヤーから入力を受信し、4番目から出力を発します。3番目のレイヤーは、トランジスタに電荷を実行して入力を増幅できるように使用されます。これにより、時間が短縮され、その後、トランジスタを生産するために必要なお金が必要になり、より手頃な価格の電子機器への道を開くのに役立ちました。これらのタイプのトランジスタは、トランジスタの以前のモデルよりも高いレベルへの入力を高めることもできます。これは、トランジスタの正と負のセクションの間の繊細な接合部を露出する必要があることを意味していました。Hoerniの設計が必要としたように、トランジスタを層の構築し、酸化物層を接合の保護機能として組み込みました。